|
|
|
|
| LEADER |
02477na a2200229 4500 |
| 003 |
HR-ZaFER |
| 008 |
160221s2019 ci ||||| m||| 00| 0 en d |
| 035 |
|
|
|a (HR-ZaFER)ferid6546
|
| 040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
| 100 |
1 |
|
|a Macan, Luka
|9 40385
|
| 245 |
1 |
0 |
|a Izvedba sklopovskog akceleratora za procesor RISC-V :
|b diplomski rad /
|c Luka Macan ; [mentor Mario Kovač].
|
| 246 |
1 |
|
|a Implementation of hardware accelerator for RISC-V processor
|i Naslov na engleskom:
|
| 260 |
|
|
|a Zagreb,
|b L. Macan,
|c 2019.
|
| 300 |
|
|
|a 39 str. ;
|c 30 cm +
|e CD-ROM
|
| 502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Računalno inženjerstvo, šifra smjera: 55, datum predaje: 2019-06-28, datum završetka: 2019-07-04
|
| 520 |
3 |
|
|a Sažetak na hrvatskom: Tema ovog diplomskog rada je implementacija akceleratora za obradu slike za RISC-V procesor unutar heterogenog sustava.
HERO platforma je odabrana za istraživanje i razvoj, s obzirom na to da već implementira heterogeni sustav na čipu (engl. Heterogeneous System on Chip (HESoC)) i posjeduje programsku podršku za njegovo programiranje.
Za sklopovsko ubrzanje izabran je algoritam pretvorbe piksela iz RGB u Y'CbCr prostor boja.
Navedeni algoritam implementiran je kao sklopovski procesni ubrzivač (engl. Hardware Processing Engine (HWPE)).
Za integraciju s HERO platformom, iskorišteni su gotovi HWPE moduli.
Implementacija postiže ubrzanje od 24 puta u odnosu na programsku implementaciju na jednoj RISC-V jezgri te 3 puta u odnosu na paralelnu implementaciju za 8 RISC-V jezgri.
|
| 520 |
3 |
|
|a Sažetak na engleskom: The topic of this theses was the implementation of an image processing accelerator for a RISC-V processing core in a heterogeneous system.
The HERO platform, which implements a heterogeneous system on chip and its software stack, was used for research and development of the accelerator.
The accelerated algorithm was the color conversion from RGB to Y'CbCr space.
It was implemented as a hardware processing engine.
Ready HWPE modules were used for integration with the HERO platform.
The implementation achieved a speedup of 24 times compared to the single core RISC-V software implementation and a speedup of 3 times compared to the 8 core RISC-V parallel implementation.
|
| 653 |
|
1 |
|a RISC-V
|a akcelerator
|a HERO
|a HESoC
|a obrada slike
|
| 653 |
|
1 |
|a RISC-V, accelerator, HERO, HESoC, image processing
|
| 700 |
1 |
|
|a Kovač, Mario
|4 ths
|9 5776
|
| 942 |
|
|
|c Y
|
| 999 |
|
|
|c 51111
|d 51111
|