Sklopovska implementacija bilateralnog filtra

Sažetak na hrvatskom: Digitalna obrada signala s vremenom postaje sve složenija i postavlja sve veće zahtjeve na sklopovlje. Obrada video signala se posebno ističe budući da je potrebno obrađivati relativno veliku količinu podataka u točno određenim vremenskim intervalima. FPGA sklopovi su ovdje naš...

Full description

Permalink: http://skupnikatalog.nsk.hr/Record/fer.KOHA-OAI-FER:46593/Details
Glavni autor: Čevapović, Filip (-)
Ostali autori: Vučić, Mladen (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, F. Čevapović, 2015.
Predmet:
LEADER 03383na a2200241 4500
003 HR-ZaFER
005 20160718114412.0
008 160221s2015 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid2342 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Čevapović, Filip  |9 37627 
245 1 0 |a Sklopovska implementacija bilateralnog filtra :  |b diplomski rad /  |c Filip Čevapović ; [mentor Mladen Vučić]. 
246 1 |a Hardware implementation of bilateral filter  |i Naslov na engleskom:  
260 |a Zagreb,  |b F. Čevapović,  |c 2015. 
300 |a 43 str. ;  |c 30 cm +  |e CD-ROM 
502 |b diplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Elektroničko i računalno inženjerstvo, šifra smjera: 48, datum predaje: 2015-06-30, datum završetka: 2015-07-08 
520 3 |a Sažetak na hrvatskom: Digitalna obrada signala s vremenom postaje sve složenija i postavlja sve veće zahtjeve na sklopovlje. Obrada video signala se posebno ističe budući da je potrebno obrađivati relativno veliku količinu podataka u točno određenim vremenskim intervalima. FPGA sklopovi su ovdje našli svoju primjenu zbog mogućnosti postizanja velikih brzina rada korištenjem paralelne odnosno protočne strukture. U ovom radu je na FPGA sklopu implementiran bilateralni filtar, koji se koristi za obradu video signala, odnosno slike, i to prvenstveno za uklanjanje šuma. Iako vrlo sličan Gaussovom filtru, bilateralni filtar ima tu prednost da, unatoč zamućenju slike, čuva oštrinu rubova. Razvijeni filtar ima paralelnu odnosno protočnu strukturu, što znači da na svaki rastući brid takta na izlazu generira novi piksel filtrirane slike. Filtar je implementiran na FPGA sklopovima familije Virtex 5 proizvođača Xilinx, Inc. Na ovim sklopovima postignuta je frekvencija rada od 50 MHz, koja omogućuje filtriranje video zapisa razlučivosti 1600x1200 piksela s osvježavanjem od 25 slika u sekundi. 
520 3 |a Sažetak na engleskom: Digital signal processing is becoming more complex and constantly requires better hardware performance. Video processing especially stands out since it means processing relatively large amounts of data in given periods of time. FPGA devices are widely used in this area because of their parallel and pipelined structure and consequently high-speed operation. This paper brings an FPGA implementation of bilateral filter, which is used for video and image processing, which primarily includes denoising. Although it’s very similar to Gaussian filter, bilateral filter has the advantage of preserving edges in the image, even though it blurs the rest of the image. Implemented filter has parallel and pipelined structure, which means it generates new pixel of the filtered image on every rising edge of the clock signal. Filter is implemented on Virtex 5 FPGA devices manufactured by Xilinx, Inc. Achieved frequency on this devices is 50 MHz, which allows refresh rate of 25 frames per second while filtering 1600x1200 video signal. 
653 1 |a bilateralni filtar  |a programabilna logička polja  |a FPGA  |a sklopovska implementacija  |a digitalna obrada signala  |a obrada video signala  |a obrada slike 
653 1 |a bilateral filter  |a programmable logic array  |a FPGA  |a hardware implementation  |a digital signal processing  |a video processing  |a image processing 
700 1 |a Vučić, Mladen  |4 ths  |9 9571 
942 |c Y  |2 udc 
999 |c 46593  |d 46593