|
|
|
|
LEADER |
03138na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2019 ci ||||| m||| 00| 0 hr d |
035 |
|
|
|a (HR-ZaFER)ferid6608
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Knežević, Marija
|9 40518
|
245 |
1 |
0 |
|a Dizajn i FPGA implementacija nerekurzivnog poboljšanog CIC filtra bez množila :
|b diplomski rad /
|c Marija Knežević ; [mentor Davor Petrinović].
|
246 |
1 |
|
|a Design and Multiplierless FPGA Implementation of Non-Recursive Improved CIC Filter
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b M. Knežević,
|c 2019.
|
300 |
|
|
|a 37 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Elektroničko i računalno inženjerstvo, šifra smjera: 48, datum predaje: 2019-06-28, datum završetka: 2019-07-11
|
520 |
3 |
|
|a Sažetak na hrvatskom: U radu su proučeni postupci dizajna i realizacije filtara s konačnim impulsnim odzivom (FIR) koji proizlaze iz različitih tehnika poboljšanja amplitudne karakteristike CIC filtra. Posebno su proučeni postupci koji rezultiraju prijenosnim funkcijama niskog reda i imaju cjelobrojne koeficijente. Takve prijenosne funkcije mogu se učinkovito realizirati nerekurzivnim strukturama koje ne sadrže množila. Svaki cjelobrojni koeficijent zapisan je kao suma potencija broja dva, a zatim je iz sume pronađena optimalna realizacija odnosno ona koja sadrži najmanji broj zbrajala. Optimalna realizacija za svaki pojedini koeficijent pronađena je primjenom iscrpnog pretraživanja nad skupom direktnih acikličkih grafova. Razvijen je fizički ostvariv model filtra koji ima direktnu realizaciju. Model je razvijen u jeziku VHDL te optimiziran za implementaciju na programabilnim logičkim poljima (FPGA). Razvijeno je odgovarajuće ispitno okruženje, provedena simulacija te je model uhodan na stvarnom sklopovlju.
|
520 |
3 |
|
|a Sažetak na engleskom: In the thesis, the design and implementation of the finite impluse response filters (FIRs) based on amplitude improvements of the CIC filters, was studied. Particulary were considered techniques that result in low-order transfer functions and have integer coefficients. Such transfer functions can be efficiently realized with non-recusrive structures that do not employ general purpose multipliers. Each integer coefficient was represented as sum of power of two. Optimal coefficient realization, with lowest number of adders, was obtained by applying exhaustive search over the set of directed acyclic graphs (DAGs). Register transfer level (RTL) model has been developed in VHDL langugage and optimized for development in programmable logic fields (FPGAs). An appropriate test environment was developed, simuation was carried out, and the model was implemented on real hardware.
|
653 |
|
1 |
|a CIC filtar, FIR filtar, cjelobrojni koeficijenti, direktni aciklički grafovi, realizacija bez množila, VHLD, FPGA
|
653 |
|
1 |
|a CIC filter, FIR filter, integer coefficients, directed acyclic graphs, multiplierless realization, VHDL, FPGA
|
700 |
1 |
|
|a Petrinović, Davor
|4 ths
|9 13132
|
942 |
|
|
|c Y
|
999 |
|
|
|c 51238
|d 51238
|