Projektiranje pilastog relaksacijskog oscilatora u 180 nm CMOS tehnologiji

Sažetak na hrvatskom: U ovom radu projektiran je pilasti relaksacijski oscilator frekvencije 32 kHz čiji se rad zasniva na nabijanju referentnog kondenzatora konstantnom strujom i usporedbi napona na tom kondenzatoru s referentnim naponom. Nakon određivanja dimenzija tranzistora i kondenzatora prove...

Full description

Permalink: http://skupnikatalog.nsk.hr/Record/fer.KOHA-OAI-FER:51021/Details
Glavni autor: Kuljak, Ivan (-)
Ostali autori: Barić, Adrijan (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, I. Kuljak, 2019.
Predmet:
LEADER 02043na a2200229 4500
003 HR-ZaFER
008 160221s2019 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid7115 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Kuljak, Ivan  |9 40297 
245 1 0 |a Projektiranje pilastog relaksacijskog oscilatora u 180 nm CMOS tehnologiji :  |b završni rad /  |c Ivan Kuljak ; [mentor Adrijan Barić]. 
246 1 |a Design of sawtootj relaxation oscillator in 180-nm CMOS technology  |i Naslov na engleskom:  
260 |a Zagreb,  |b I. Kuljak,  |c 2019. 
300 |a 20 str. ;  |c 30 cm +  |e CD-ROM 
502 |b preddiplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Elektronika, šifra smjera: 36, datum predaje: 2019-06-14, datum završetka: 2019-07-12 
520 3 |a Sažetak na hrvatskom: U ovom radu projektiran je pilasti relaksacijski oscilator frekvencije 32 kHz čiji se rad zasniva na nabijanju referentnog kondenzatora konstantnom strujom i usporedbi napona na tom kondenzatoru s referentnim naponom. Nakon određivanja dimenzija tranzistora i kondenzatora provedene su parametarske simulacije za sve ulazne parametre u skladu sa specifikacijom te su provedene simulacije za rubne tehnološke parametre. Na kraju, nacrtan je topološki nacrt relaksacijskog oscilatora. 
520 3 |a Sažetak na engleskom: In this paper, a 32 kHz sawtooth relaxation oscilator was designed, whose work principle is based on charging the reference capacitor with constant current and comparison of voltage on that capacitor with reference voltage. After determining the dimensions of the transistors and capacitors, simulations for all input parameters according to specification were performed and corner analyises were carried out. At the end, the layout of the relaxation oscilator is provided. 
653 1 |a mikroelektronika  |a CMOS tehnologija  |a pilasti relaksacijski oscilator 
653 1 |a  microelectronics  |a CMOS technology  |a sawtooth relaxation oscillator 
700 1 |a Barić, Adrijan  |4 ths  |9 10368 
942 |c Z 
999 |c 51021  |d 51021