|
|
|
|
| LEADER |
02592na a2200229 4500 |
| 003 |
HR-ZaFER |
| 008 |
160221s2017 ci ||||| m||| 00| 0 hr d |
| 035 |
|
|
|a (HR-ZaFER)ferid4980
|
| 040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
| 100 |
1 |
|
|a Lepen, Tena
|
| 245 |
1 |
0 |
|a Izvedba naredaba SIMD za rukovanje s podacima na procesoru FRISC :
|b završni rad /
|c Tena Lepen ; [mentor Mario Kovač].
|
| 246 |
1 |
|
|a Data Manipulation SIMD Instructions Implementation in FRISC Processor
|i Naslov na engleskom:
|
| 260 |
|
|
|a Zagreb,
|b T. Lepen,
|c 2017.
|
| 300 |
|
|
|a 22 str. ;
|c 30 cm +
|e CD-ROM
|
| 502 |
|
|
|b preddiplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Računalno inženjerstvo, šifra smjera: 40, datum predaje: 2017-06-09, datum završetka: 2017-07-10
|
| 520 |
3 |
|
|a Sažetak na hrvatskom: U ovom završnom radu izvelo se proširenje skupa naredaba procesora FRISC sa SIMD naredbama. Proširenja su u potpunosti izvedena u opisnom jeziku VHDL i testirana na Xilinx-ovoj razvojnoj platformi PYNQ-Z1. Skup naredaba proširen je LOAD i STORE naredbama koje rade s 64 i 128-bitnim podacima i MOVE naredbama za sve kombinacije registara (32, 64 i 128-bitni). Osim dodanih SIMD naredbi za rukovanje podacima proširen je i skup registara sa 64-bitnim i 128-bitnim registrima, nadodana je SIMD aritmetičko-logička jedinica, dodane aritmetičko-logičke naredbe i nadograđen put podataka internom 128-bitnom sabirnicom. Nova verzija procesora kompatibilna je sa prijašnjim verzijama i moguće je koristiti procesor bez novih proširenja.
|
| 520 |
3 |
|
|a Sažetak na engleskom: This study is about development of FRISC processor instruction set expansion with SIMD instructions. Expansions are written in description language VHDL and tested on Xilinx's board PYNQ-Z1. Instruction set is expanded with LOAD and STORE instructions that work with 64 and 128-bit data and MOVE instructions for all combinations of registers (32, 64 and 128-bit). Besides added SIMD instructions for data manipulation, register set is also enlarged with 64-bit and 128-bit registers, SIMD ALU is added and data path is upgraded with 128-bit bus. New version of processor is completely compatible with earlier versions and it is possible to use processor without new upgrades.
|
| 653 |
|
1 |
|a FRISC
|a SIMD naredbe
|a proširenje skupa naredaba
|a nadogradnja puta podataka i upravljačke jedinice
|a arhitektura računala
|a VHDL
|
| 653 |
|
1 |
|a FRISC
|a SIMD instructions
|a instruction set expansion
|a datapath and control unit upgrade
|a computer arhitecture
|a VHDL
|
| 700 |
1 |
|
|a Kovač, Mario
|4 ths
|
| 942 |
|
|
|c Z
|
| 999 |
|
|
|c 49127
|d 49127
|